Shanghai [2008-02-26]
最新推出的设计流程简化了低功耗片上系统 (SOC) 的开发和测试过程
加州芒廷维尤和上海2月26日-- 为全球半导体设计和制造提供软件和知识产权的主导企业新思科技 (Nasdaq:SNPS) 和世界领先的集成电路芯片代工公司之一,中芯国际集成电路制造有限公司(“SMIC”,纽约证券交易所:SMI,香港联合交易所:0981)今日宣布,共同推出一个支持层次化设计及多电压设计的增强型90纳米 RTL-to-GDSII 参考设计流程。该流程受益于当前最先进的逻辑综合、可测性设计 (DFT) 和可制造性设计 (DFM) 技术,其主要特性包括:Design CompilerTM Ultra 产品的拓扑综合 (topographical synthesis) 技术、DFT MAX 产品的扫描压缩技术以及 IC Compiler 布局与布线 (place-and-route) 产品的关键区域分析 (Critical Area Analysis) 技术。这些技术的完美融合有助于降低片上系统 (SoCs) 的实施和测试成本。
中芯国际设计服务资深院士 Paul Ouyang 表示:“为了增强我们的90纳米参考流程,我们与新思科技进行了紧密合作。最新的设计迭代过程建立在上述流程的低功耗、DFT 和 DFM 特性的基础之上。新的流程可以减少综合迭代次数并降低测试成本,让我们的客户能够大幅度降低成本和设计风险。”
增强型参考设计流程3.2版以中芯国际的90纳米工艺和新思科技的 Pilot 设计环境为基础,目前已使用专为中芯国际90纳米工艺开发的 ARM(R) 低功耗设计套件在新思科技的 Galaxy(TM) 设计平台上进行了验证。该参考流程采用了 Design Compiler Ultra 的拓扑综合 (topographical synthesis) 技术,该技术在综合阶段就可以精确预测布局后的时序、功耗和面积,从而减少逻辑综合和布局之间的迭代设计时间。用于低功耗设计的高级功能包括电平转换器 (Level shifter) 和隔离单元 (Isolation Cell) 的插入和布局优化、多电压区域的创建、多电源网络的自动综合以及理解多电压区域的时钟树综合。为减少静态漏电,该设计流程采用了电源闸控 (Power Gating) 技术,可关闭处于工作状态的芯片区域的电源。DFT MAX 则用以生成扫描压缩电路,通过减少生产测试所需的数据量和时间来充分降低测试成本。该工具还减少了跨电压域的扫描链连接的数量,从而缩减了电位转换器 (Level Shifter) 或隔离单元 (Isolation Cell) 的数量来减少 DFT 对芯片面积的影响。
该参考流程还采用了 IC Compiler 中的关键区域分析 (CAA) 技术来确定随机颗粒缺陷对成品率的影响。通过采用 CAA,设计人员可以识别出成品率损失较大的电路结构,并在生产前采取纠正措施。该流程中的其它 DFM 功能包括连线过孔的优化以及插入填充去耦单元 (filler cell and filler cap)。
新思科技战略市场发展副总裁 Rich Goldman 表示:“与中芯国际的长期合作使我们能够通过增强参考流程满足客户对 DFT、DFM 和功率管理的不断变化的需求。与中芯国际的共同努力使我们能够向我们共同的客户提供满足他们所需的先进工具和技术,从而实现首次即成功的芯片设计。”
供货情况
参考设计流程3.2版现已推出。如需了解更多信息,请联系您的中芯国际客户经理,或发送电子邮件至:Design_Services@smics.com。
中芯简介
中芯国际集成电路制造有限公司(“中芯国际”, 纽约证交所股票代码:SMI,香港联合交易所股票代码:981)总部位于中国上海,是世界领先的集成电路芯片代工企业之一,也是中国内地规模最大、技术最先进的集成电路芯片制造企业。中芯国际向全球客户提供0.35微米到65纳米及更先进的芯片代工服务。中芯国际在上海建有三座8吋芯片厂和一座12吋芯片厂。北京建有两座12吋芯片厂,在天津建有一座8吋芯片厂。中芯国际还在美国、意大利、日本提供客户服务和设立营销办事处,同时在香港设立了代表处。此外,中芯在成都建有封装测试厂以及有一座代为经营管理的8吋芯片厂,在武汉有一座代为经营管理的先进的12吋芯片厂。详细信息请参考中芯国际网站 http://www.smics.com
新思科技简介
新思科技 (Nasdaq: SNPS) 是为全球集成电路设计提供电子设计自动化 (EDA) 软件工具的主导企业。公司为全球电子市场提供技术领先的系统和半导体设计与验证平台、集成电路制造和生产优化解决方案以及半导体知识产权和设计服务。这些解决方案有助于开发和生产复杂的集成电路和电子系统。通过这些全面的解决方案,新思科技可以帮助设计人员和生产商应对包括电源管理在内的各项重大挑战,缩短从设计到成品的时间以及从系统到芯片 (system-to-silicon) 的验证时间。新思科技的总部设在美国加利福尼亚州芒廷维尤市 (Mountain View),公司在北美、欧洲、日本和亚洲设有60多个办事处。详情请访问新思科技的网站: http://www.synopsys.com/ 。
欲知详情,请联系:
中芯国际(上海)公关部 林学恒
电话:+86-21-5080-2000 转12349
电邮:Peter_LHH@smics.com
中芯国际(上海)公关部 缪为夷
电话:+86-21-5080-2000 转10088
电邮:Angela_Miao@smics.com
新思科技
Yvette Huygen
电话:+1-650-584-4547
电邮:yvetteh@synopsys.com
MCA
Ellen Van Etten
电话:+1-970-778-6094
电邮:evanetten@mcapr.com
最新推出的设计流程简化了低功耗片上系统 (SOC) 的开发和测试过程
加州芒廷维尤和上海2月26日-- 为全球半导体设计和制造提供软件和知识产权的主导企业新思科技 (Nasdaq:SNPS) 和世界领先的集成电路芯片代工公司之一,中芯国际集成电路制造有限公司(“SMIC”,纽约证券交易所:SMI,香港联合交易所:0981)今日宣布,共同推出一个支持层次化设计及多电压设计的增强型90纳米 RTL-to-GDSII 参考设计流程。该流程受益于当前最先进的逻辑综合、可测性设计 (DFT) 和可制造性设计 (DFM) 技术,其主要特性包括:Design CompilerTM Ultra 产品的拓扑综合 (topographical synthesis) 技术、DFT MAX 产品的扫描压缩技术以及 IC Compiler 布局与布线 (place-and-route) 产品的关键区域分析 (Critical Area Analysis) 技术。这些技术的完美融合有助于降低片上系统 (SoCs) 的实施和测试成本。
中芯国际设计服务资深院士 Paul Ouyang 表示:“为了增强我们的90纳米参考流程,我们与新思科技进行了紧密合作。最新的设计迭代过程建立在上述流程的低功耗、DFT 和 DFM 特性的基础之上。新的流程可以减少综合迭代次数并降低测试成本,让我们的客户能够大幅度降低成本和设计风险。”
增强型参考设计流程3.2版以中芯国际的90纳米工艺和新思科技的 Pilot 设计环境为基础,目前已使用专为中芯国际90纳米工艺开发的 ARM(R) 低功耗设计套件在新思科技的 Galaxy(TM) 设计平台上进行了验证。该参考流程采用了 Design Compiler Ultra 的拓扑综合 (topographical synthesis) 技术,该技术在综合阶段就可以精确预测布局后的时序、功耗和面积,从而减少逻辑综合和布局之间的迭代设计时间。用于低功耗设计的高级功能包括电平转换器 (Level shifter) 和隔离单元 (Isolation Cell) 的插入和布局优化、多电压区域的创建、多电源网络的自动综合以及理解多电压区域的时钟树综合。为减少静态漏电,该设计流程采用了电源闸控 (Power Gating) 技术,可关闭处于工作状态的芯片区域的电源。DFT MAX 则用以生成扫描压缩电路,通过减少生产测试所需的数据量和时间来充分降低测试成本。该工具还减少了跨电压域的扫描链连接的数量,从而缩减了电位转换器 (Level Shifter) 或隔离单元 (Isolation Cell) 的数量来减少 DFT 对芯片面积的影响。
该参考流程还采用了 IC Compiler 中的关键区域分析 (CAA) 技术来确定随机颗粒缺陷对成品率的影响。通过采用 CAA,设计人员可以识别出成品率损失较大的电路结构,并在生产前采取纠正措施。该流程中的其它 DFM 功能包括连线过孔的优化以及插入填充去耦单元 (filler cell and filler cap)。
新思科技战略市场发展副总裁 Rich Goldman 表示:“与中芯国际的长期合作使我们能够通过增强参考流程满足客户对 DFT、DFM 和功率管理的不断变化的需求。与中芯国际的共同努力使我们能够向我们共同的客户提供满足他们所需的先进工具和技术,从而实现首次即成功的芯片设计。”
供货情况
参考设计流程3.2版现已推出。如需了解更多信息,请联系您的中芯国际客户经理,或发送电子邮件至:Design_Services@smics.com。
中芯简介
中芯国际集成电路制造有限公司(“中芯国际”, 纽约证交所股票代码:SMI,香港联合交易所股票代码:981)总部位于中国上海,是世界领先的集成电路芯片代工企业之一,也是中国内地规模最大、技术最先进的集成电路芯片制造企业。中芯国际向全球客户提供0.35微米到65纳米及更先进的芯片代工服务。中芯国际在上海建有三座8吋芯片厂和一座12吋芯片厂。北京建有两座12吋芯片厂,在天津建有一座8吋芯片厂。中芯国际还在美国、意大利、日本提供客户服务和设立营销办事处,同时在香港设立了代表处。此外,中芯在成都建有封装测试厂以及有一座代为经营管理的8吋芯片厂,在武汉有一座代为经营管理的先进的12吋芯片厂。详细信息请参考中芯国际网站 http://www.smics.com
新思科技简介
新思科技 (Nasdaq: SNPS) 是为全球集成电路设计提供电子设计自动化 (EDA) 软件工具的主导企业。公司为全球电子市场提供技术领先的系统和半导体设计与验证平台、集成电路制造和生产优化解决方案以及半导体知识产权和设计服务。这些解决方案有助于开发和生产复杂的集成电路和电子系统。通过这些全面的解决方案,新思科技可以帮助设计人员和生产商应对包括电源管理在内的各项重大挑战,缩短从设计到成品的时间以及从系统到芯片 (system-to-silicon) 的验证时间。新思科技的总部设在美国加利福尼亚州芒廷维尤市 (Mountain View),公司在北美、欧洲、日本和亚洲设有60多个办事处。详情请访问新思科技的网站: http://www.synopsys.com/ 。
欲知详情,请联系:
中芯国际(上海)公关部 林学恒
电话:+86-21-5080-2000 转12349
电邮:Peter_LHH@smics.com
中芯国际(上海)公关部 缪为夷
电话:+86-21-5080-2000 转10088
电邮:Angela_Miao@smics.com
新思科技
Yvette Huygen
电话:+1-650-584-4547
电邮:yvetteh@synopsys.com
MCA
Ellen Van Etten
电话:+1-970-778-6094
电邮:evanetten@mcapr.com